中国半导体行业协会封装分会会刊

中国电子学会电子制造与封装技术分会会刊

导航

电子与封装 ›› 2017, Vol. 17 ›› Issue (1): 32 -34. doi: 10.16257/j.cnki.1681-1070.2017.0009

• 电路设计 • 上一篇    下一篇

基于FPGA可配置任意整数半整数50%占空比时钟分频的实现

王兴宏1,涂 波1,闫 华2,张艳飞1   

  1. 1. 中国电子科技集团公司第58研究所,江苏 无锡 214072; 2. 无锡中微亿芯有限公司,江苏 无锡 214072
  • 出版日期:2017-01-15 发布日期:2020-04-17
  • 作者简介:王兴宏(1989—),男,甘肃庆阳人,本科,工程师,研究方向为千万门级FPGA 设计与验证。

Design of FPGA-based Frequency Dividing Circuit Capable of 50% Duty-Cycle Configuration for Integers/Half-integers

WANG Xinghong1,TU Bo1,YAN Hua2 ,ZHANG Yanfei1   

  1. 1.China Electronics Technology Group Corporation No.58 Research Institute, Wuxi 214072, China; 2. East Technologies, inc. Wuxi 214072, China
  • Online:2017-01-15 Published:2020-04-17

摘要: 基于FPGA,采用FPGA内部相移时钟,设计了一种可配置任意整数半整数50%占空比的时钟分频电路。以环形触发器电路为主要分频电路,根据各相移时钟的相位关系调整输出时钟占空比。设计结合时钟的相位关系与分频时钟周期的关键点,以多输入差分锁存结构完成输出时钟的占空比调整,最终实现整数、半整数分频。最后对电路进行了仿真验证。

关键词: FPGA, 占空比, 整数半整数分频, 差分

Abstract: In the paper, an FPGA-based frequency dividing circuit is designed. In the design, the FPGA phase-shift clock and flip-flop circuit are used to adjust the duty cycle of clock according to phase relation among phase-shift clocks. The design uses multi-input differential clock latch to achieve the integer/half-integer clock division. And the results are verified by simulations.

Key words: FPGA, duty-cycle, integer or half-integer frequency division, differential circuit

中图分类号: