中国半导体行业协会封装分会会刊

中国电子学会电子制造与封装技术分会会刊

导航

电子与封装 ›› 2017, Vol. 17 ›› Issue (2): 25 -27. doi: 10.16257/j.cnki.1681-1070.2017.0020

• 电路设计 • 上一篇    下一篇

用于高速流水线ADC的低抖动多相时钟产生电路

戴立新1,冯立康1,洪国东1,陈珍海2,叶爱民3   

  1. 1.黄山市七七七电子有限公司,安徽 黄山 245041;2.中国电子科技集团公司第58研究所,江苏 无锡 214072;3.江西省电力公司,南昌 330096
  • 收稿日期:2016-09-30 出版日期:2017-02-20 发布日期:2017-02-20
  • 作者简介:戴立新(1967—),男,安徽黄山人,现任黄山市七七七电子有限公司董事长兼总经理,祁门县电子行业协会副会长,1992年起一直从事功率半导体芯片和集成电路的研发与制造工作,在该领域获得国家发明和实用新型等专利12项。

Low-Jitter Multi-Phase Clock Generator for High Speed Pipelined ADC

DAI Lixin1, FENG Likang1, HONG Guodong1, CHEN Zhenhai2,YE Aimin3   

  1. 1.Huangshan triple seven electronics Co.,Ltd.,Huangshan 245041,China;
    2.China Electronic Technology Group Corporation No.58 Research Institute,Wuxi 214072,China;
    3.Jiangxi electric power company,Nanchang 330096,China
  • Received:2016-09-30 Online:2017-02-20 Published:2017-02-20

摘要: 设计了一种用于高速流水线ADC的多相时钟产生电路。通过采用一种高灵敏度差分时钟输入结构和时钟接收电路,降低了输入时钟的抖动。该多相时钟产生电路已成功应用于一种12位250 MSPS流水线ADC,电路采用0.18 μm 1P5M 1.8 V CMOS工艺实现,面积为2.5 mm2。测试结果表明,该ADC在全速采样条件下对20 MHz输入信号的信噪比(SNR)为69.92 dB,无杂散动态范围(SFDR)为81.17 dB,积分非线性误差(INL)为-0.4~+0.65 LSB,微分非线性误差(DNL)为-0.2~+0.15 LSB,功耗为320 mW。

关键词: 流水线模数转换器, 时钟产生, 时钟接收

Abstract: A Low jitter multi-phase clock generator for high speed pipelined ADC is presented.In order to reject the clock jitter,the high sensitivity differential clock input structure and clock receiver is used.A 12-bit 250 MSPS pipelined ADC based on the proposed sub-stage circuit is presented.The ADC is manufactured in 0.18 μm 1P5M 1.8 V CMOS process,with a die area of 2.5 mm2.The test result shows that the ADC achieves an SNR of 69.92 dB,an SFDR of.81.17 dB,an INL of-0.4 to+0.65 LSB,a DNL of-0.2 to+0.15 LSB and a power consumption of 320 mW for 20 MHz input at full sampling speed.

Key words: pipelined analog-to-digital converter, clock generator, clock receiver

中图分类号: