摘要: 摘 要:在基板封装注塑工序中,芯片有断裂风险。利用有限元方法建立封装模型,施加注塑压力载荷和约束条件,计算芯片在注塑压力下的应力云图。研究发现,芯片产生应力的主要原因为基板底面无阻焊层区域在注塑压力下发生了凹陷。基板增厚,芯片增厚,阻焊层减薄和注塑压力减小对应力有明显改善。此外,芯片与基板底面无阻焊层区的相对位置也是影响因素之一,芯片在基板底面无阻焊层区上方面积占比不宜过多,并尽量选择短边悬空,避免长边悬空,芯片整体悬空也有利于减小应力。
中图分类号:
顾骁;宋健;顾炯炯;李全兵. 基板封装注塑中芯片断裂的有限元分析[J]. 电子与封装, 2021, 21(9):
090204 .
GU Xiao, SONG Jian, GU Jiongjiong, LI Quanbing. Finite Element Analysis of DieCrack in Molding Process of Laminate Substrate-based Package[J]. Electronics & Packaging, 2021, 21(9):
090204 .