摘要: 随着CMOS工艺的快速发展,集成电路多电源域设计越来越普遍,电路全芯片ESD设计也越来越复杂。介绍了一款基于0.35 μm CMOS工艺的32路抗辐射总线接口电路的ESD设计技术。同时,对双向耐高压输入管脚的ESD进行加固设计,提高了芯片的抗ESD能力。抗辐射32路总线接口电路通过了4.0
kV人体模型ESD测试,测试结果验证了该设计的有效性。
中图分类号:
邹文英;李晓蓉;杨沛;周昕杰;高国平. 端口双向耐高压电路的ESD防护设计技术[J]. 电子与封装, 2024, 24(1):
010301 .
ZOU Wenying, LI Xiaorong, YANG Pei, ZHOU Xinjie, GAO Guoping. ESD Protection Design Technology for Port Bidirectional High Voltage Resistant Circuits[J]. Electronics & Packaging, 2024, 24(1):
010301 .