摘要: 对一种DDR3芯片堆叠键合的内存组件的封装和基板设计进行信号完整性分析和优化。采用在等效电路模型上进行参数扫描的方法,对基板DDR3传输线的分段阻抗和延时进行参数优化。结果表明,优化阻抗和延时的设计可使信号眼高增加,从而改善信号质量,其原因与容性负载补偿有关。从信号波形眼图和时序分析结果可知,该设计符合JEDEC标准。
中图分类号:
曾燕萍;张景辉;王梦雅;孙晓冬;曹春雨. DDR3堆叠键合组件的信号完整性分析与优化[J]. 电子与封装, 2020, 20(12):
120201 .
ZENG Yanping, ZHANG Jinghui, WANG Mengya, SUN Xiaodong, CAO Chunyu. Signal Integrity Analysis and Optimization ofDDR3 Stacked Bonding Module[J]. Electronics & Packaging, 2020, 20(12):
120201 .