摘要: SPI总线系统是一种应用广泛的同步串行通信的外设接口。为满足微处理器之间频繁快速的数据交换,设计了一种改进的串行外设接口(SPI)。该SPI采用一个16 bit复用移位寄存器,且内置2个32 bit 先入先出存储器(FIFO)以实现SPI高速有效的数据通信,提高了总线整体效率。采用硬件描述语言Verilog HDL设计并实现了SPI模块。仿真结果表明,该SPI接口能够支持多种工作模式和通信方式,提高总线效率,加快数据传输。
中图分类号:
刘梦影,傅建军,刘云晶. 一种改进的SPI 接口设计与实现[J]. 电子与封装, 2019, 19(12):
17 -22.
LIU Mengying, FU Jianjun, LIU Yunjing. Design and Implementation of an Improved SPI[J]. Electronics & Packaging, 2019, 19(12):
17 -22.