摘要: 时钟是现场可编程门阵列(FPGA)电路中关键的一部分,目前其测试方法存在误差较大、测试用例搭建困难等问题。根据现有FPGA架构,提出一种新的测试方法,将待测试部分时钟延迟转换成输出时钟的占空比。研究结果显示,新的测试方法成功屏蔽了外部测试设备带来的误差干扰,降低了测试用例的搭建难度,极大地提高了芯片中时钟延迟的测试范围,并为FPGA搭建一个精准的时序库提供了有力保障。
中图分类号:
闫华,匡晨光,陈波寅,刘彤,崔会龙. 一种用于FPGA测量时钟延迟的方法[J]. 电子与封装, 2025, 25(11):
110202 .
YAN Hua, KUANG Chenguang, CHEN Boyin, LIU Tong, CUI Huilong. Method for Measuring Clock Delay in FPGA[J]. Electronics & Packaging, 2025, 25(11):
110202 .