中国半导体行业协会封装分会会刊

中国电子学会电子制造与封装技术分会会刊

导航

电子与封装 ›› 2016, Vol. 16 ›› Issue (9): 24 -27. doi: 10.16257/j.cnki.1681-1070.2016.0105

• 电路设计 • 上一篇    下一篇

一种基于PCI总线的数字图形发生器设计

芦 俊1,张国良2,曹 菁1,陈 仑1   

  1. 1.江苏信息职业技术学院,江苏无锡 214000;2.扬州捷科科技有限公司,江苏 扬州 225000
  • 收稿日期:2016-05-14 出版日期:2016-09-20 发布日期:2016-09-20
  • 作者简介:芦 俊(1974—),男,湖北荆门人,研究生,高级工程师,主要研究方向为机电一体化、检测与自动化装备。

A Design Method of PCI-bus-based Digital Pattern Generator

LU Jun1,ZHANG Guoliang2,CAO Jing1,CHEN Lun1   

  1. 1.Jiangsu Vocational College of Information Technology,Wuxi 214000,China;2.Yangzhou JK Technology co.,Ltd,Yangzhou 225000,China
  • Received:2016-05-14 Online:2016-09-20 Published:2016-09-20

摘要: 数字功能卡(PE)是集成电路测试设备的核心部件,也是SOC测试系统的必需部件,它可以完成数字IC的逻辑功能测试。成功开发好PE板是研发数字集成电路测试系统的必经过程,也是开发SOC集成电路测试系统的必经过程。介绍了一种基于PCI总线的数字图形发生器的设计方法。建立基于PCI总线、以DDR3作为存储器、以FPGA作为专用定制逻辑处理器这一架构的数字图形发生器电路系统模型,以产生任意测试矢量图形,满足高中低端数字类芯片的测试需求。重点介绍了采录模块\发送模块、缓存模块、逻辑控制模块、PCI接口模块的设计方法。

关键词: PCI总线, 数字图形发生器, DDR3, FPGA

Abstract: Pin Electronics(PE),one of the core components of digital IC and SOC test systems,is usually used in testing logic functions of digital ICs.An excellent PE card is pivotal in developing digital IC and SOC test systems.The paper introduces a design method of digital pattern generator based on PCI bus.The digital pattern generator model generates diversified test patterns to meets the test demands of high-,medium-and low-end digital ICs with DDR3 as memory and FPGA as customized logic processor.In the paper,the design method of collect and record module/sending module,cache module,logic control module and PCI interface moduleare highlighted.

Key words: PCI bus, digital pattern generator, DDR3, FPGA

中图分类号: