摘要: 随着应用的复杂化和多样化,微控制器(MCU)设计规模急剧增大,性能要求越来越高。为缩短芯片验证时间,提高验证效率,采用FPGA原型验证平台是一个有效的方法。通过建立基于FPGA的高性能原型验证系统,可及时发现芯片设计中的错误和不足,进而缩短MCU芯片研发周期。以一款通用MCU为研究对象,通过修改时钟系统,替换存储器和综合布局布线设计FPGA验证平台,并利用该平台进行软硬件协同验证,为该芯片的验证工作提供了高效有力的支撑。
中图分类号:
刘云晶,刘梦影. 一种32位MCU的FPGA验证平台[J]. 电子与封装, 2020, 20(1):
010205 .
LIU Yunjing, LIU Mengying. FPGA Verification Platform for 32-bit MCU[J]. Electronics & Packaging, 2020, 20(1):
010205 .