摘要: 设计了一款可应用于4通道、16 bit、2.5 GSa/s数模转换器的接口电路。单个通道采用4路并行传输的方法以降低电路的设计难度,并通过链路建立、数据处理、错误统计和模块解帧实现协议的数据链路层和传输层。搭建通用验证方法学平台与设计的接收端电路进行数据交互,提高验证效率。基于某65 nm工艺库对电路进行逻辑综合与版图设计,流片后的样片测试结果表明,接收端电路满足JESD204B协议的要求,单通道数据传输速率最高可达12.5 Gbit/s。
中图分类号:
孔玉礼;陈婷婷;万书芹;邵 杰. 基于JESD204B协议的接收端电路设计*[J]. 电子与封装, 2022, 22(12):
120308 .
KONG Yuli, CHEN Tingting, WAN Shuqin, SHAO Jie. Receiver Circuit Design Basedon JESD204B Protocol[J]. Electronics & Packaging, 2022, 22(12):
120308 .