[1] 王家礼, 孙璐. 频率合成技术[M]. 西安: 西安电子科技大学出版社, 2009. [2] MANASSEWITSCH V. 频率合成器原理与设计[M]. 3版. 何松柏,宋亚梅,鲍景富,等译.北京:电子工业出版社,2008. [3] BEST R E. 锁相环设计、仿真与应用[M].5版.李永明,王海永,肖珺,等译. 北京:清华大学出版社,2007. [4] GARDNER F M. 锁相环技术[M]. 姚剑清,译. 北京: 人民邮电出版社, 2007. [5] 区健川, 蔡良伟, 徐渊, 等. 一种新型的采用电流转向电荷泵的快速锁定小数分频锁相环[J]. 电子技术应用, 2020, 46(12): 61-66. [6] 张涛, 陈亮. 电荷泵锁相环环路滤波器参数设计与分析[J]. 现代电子技术, 2008, 31(9): 87-90. [7] 蔡竟业, 袁文, 王文钦, 等. 一种高分辨率低杂散频率合成器的研制[J]. 电子科技大学学报, 2005(S1): 1009-1012. [8] CHENAKIN A. A broadband, low phase noise, fast switching PLL frequency synthesizer[C]//2008 IEEE International Frequency Control Symposium,Honolulu, 2008: 758-761. [9] BROOKS D.信号完整性问题和印制电路板设计[M].刘雷波,赵岩,译.北京:机械工业出版社,2005. [10] RAZAVI B. A 2-GHz 1.6-mW phase-locked loop[J]. IEEE Journal of Solid-State Circuits, 1997, 32(5): 730-735. [11] ROMASHOV V V, YAKIMENKO K A. Modelling and comparing of phase noise curves of hybrid synthesizers[C]// 2015 International Siberian Conference on Control and Communications (SIBCON), Omsk, 2015: 1-5. [12] LEE Y S, SEONG T, YOO S, et al. A low-jitter and low-reference-spur ring-VCO-based switched-loop filter PLL using a fast phase-error correction technique[J]. IEEE Journal of Solid-State Circuits, 2018, 53(4): 1192-1202. [13] WOO K, LIU Y, NAM E, et al. Fast-lock hybrid PLL combining fractional-N and integer-N modes of differing bandwidths[J]. IEEE Journal of Solid-State Circuits, 2008, 43(2): 379-389. [14] TANG Y W, ISMAIL M, BIBYK S. A new fast-settling gearshift adaptive PLL to extend loop bandwidth enhancement in frequency synthesizers[C]// 2002 IEEE International Symposium on Circuits and Systems (ISCAS), Phoenix-Scottsdale, 2002: IV.
最新录用说明: 此版本为经同行评议被本刊正式录用的文章。其内容、版式可能与正式出版(印刷版)稍有差异,正式出版后此版本会更新,请以正式出版版本为准。本文已确定卷期、页码以及DOI,可以根据DOI引用。 本文尚未正式出版,未经许可,不得转载。
|